Verilog相关论文
双三相永磁同步电机以其可靠性能强、控制精度高、输出转矩脉动小等优点得到了广泛的应用。针对航空航天领域伺服电机的高可靠性、......
双三相永磁同步电机以其可靠性能强、控制精度高,输出转矩脉动小等优点得到了广泛的应用。针对航空航天领域伺服电机的高可靠性、高......
农业、工业、医疗、交通、电网等领域智能化进程的持续推进,将信号的高速采集置于前所未有的高度,同时也让信号,特别是模拟信号的......
针对低速数字信号延时需求,提出了一种基于FPGA的数字延时单元设计,其核心是多个D触发器级联而成的移位寄存器。数字延时单元的延......
Logisim是一款由Java编写、可以实现数字电路绘制和仿真的教学软件,被广泛运用在数字逻辑和计算机组成原理课程的教学中,有着操作......
CAN总线协议是博世公司在1986年推出的一种串行通信协议,它主要定义了通信双方在数据链路层与物理层的规范。CAN总线的最大传输速......
自冯·诺依曼架构体系面世以来,处理器与内存一直被视为计算机系统的核心。系统将正运行的程序数据放入内存,需要时再从中读取,因......
CPU是电子信息技术的核心,而基于RISC-V指令集架构的CPU芯片设计越来越受到人们的重视,对该指令集架构的深入研究已然成为目前CPU......
随着生产技术自动化程度的提高,对几何量检测技术的要求也越来越高,特别是在线检测技术,不仅需要考虑在精度上是否满足生产需求,在......
Microwire总线是一种简易而高速的串行接口总线,广泛运用在与A/D,EEPROM以及显示驱动器等设备进行的串行通讯中.本文设计了一个通......
本文介绍了数字锁相环的基本工作原理.研究了在数字锁相的基础上实现获取与外标频率同相的编程可变的频率的方法.同时,利用Verilog......
本文设计了一种分辨率可调(最高分辨率为1920×1080)的实时视频图像采集与显示系统。该系统硬件部分利用OmniVision公司生产的OV56......
VR(虚拟现实)在5G、云计算技术的推动下快速发展,可以预见其发展趋势是节能化、便携化、高清化。因此基于子像素渲染的硅基OLED(有......
本文设计研究了FFT算法特征,完成了FFT处理器的方案设计,实现了基于FPGA处理器的各个模块,进行了FFT处理器的软件仿真和硬件测试,......
EDN杂志为进行第七届创新者和创新产品年度竞赛活动,对EDA(电子设计自动化)领域筛选出了6项创新产品,作为评选1996年度最佳创新产......
如果可编程逻辑所用的PCI核心能满足您对功能的要求,也就能更快地助您完成系统设计。但要牢记:33MHz PCI的设计,虽可推动多数可编......
仿真贯穿于ASIC设计的各个阶段中,是ASIC设计过程中使用的最多的工具。作为专业开发Verilog仿真技术的Viewlog Chronologic分部,......
本文探索了在CADENCE环境下采用Verilog-HDL工具从顶到下设计ASIC的一般方法。工作着重在单元库的建立和RTL级的逻辑综合与优化技术......
基于VerilogHDL硬件描述语言以及VerilogXL模拟器,建立了从行为描述到寄存器传输级设计生成的数字集成电路高层设计环境,重点介绍了功能单元库的建立、目......
AMD公司的附属公司威特信1月16日宣布推出可变粒度结构(Variable-Grain-Architecture)芯片,其型号为VF1系列。VF1系列备有250兆赫......
QuickLogic和Xilinx两家公司均已改进了各自设计工具包的性能。QuickLogic公司的QuickWorks7.0版本FPGA设计工具包采用了该公司pA......
Formal Check是一种形式验证工具。它可以验证设计的功能,但是并不需要使用测试向量。该工具用在寄存器传送级的设计阶段,在对整......
在过去10年里ASIC的逻辑门数目急剧地增加,以至设计人员无法应付其复杂性。问题已不再是单个IC是否有足够资源去容纳系统级的设计......
用于HDL设计的EASE图形化输入工具3.1版本提供了一种将原有的HDL文件转换成分级的框图表示的能力。这个转换后的框图包括全部的框......
以提供逻辑综合工具著名的Synopsys公司,又增加了门级验证工具Formality(形式上等效的验证工具)。使用等效验证工具,可以验证同一......
由北京理工大学和中国标准研究中心合作起草的国家标准《集成电路/计算机硬件描述语言Verilog》送审稿于2000年11月8日在中国标准......
如今的设计复杂程度很高,这就需要进行系统级设计。系统级设计离不开EDA工具的支持,但EDA工具的开发却跟不上半导体公司和系统公司......
专用集成电路(ASIC)的设计(1)为用户进行CMOS门阵列、标准单元以及全定制专用集成电路设计(2)可按用户要求的规格说明、VHDL或Ver......
Actel公司是新型可编程逻辑方案的供货商,他们为现场可编程门数组(FPGA)的开发和设计推出了优化的下一代集成设计环境Libero。新......
随着IC设计技术的发展,IP已经成为SOC设计的关键技术,利用已有IP可大大提高SOC设计的效率和能力。本文通过使用VerilogHDL设计UART......
文章讨论了基于VERILOG验证平台的功能、组成、关键设计技术及优化几个方面的问题,并在此基础上用VERILOGHDL建立了高效的自检查验......
Virtuoso~AMS Designer(AMSD)包含大量尖端功能,超越了SpectreVerilog等其他解决方案。尽管如此,很多客户仍然使用SpectreVerilo......
本文基于模型优化的必要性,对使用Verilog HDL建模时可以运用的优化手段作了详细的阐述,对设计者具有一定的指导意义。
Based on ......
Verilog HDL硬件描述语言(续) 1.Verilog HDL的行为语句 Verilog HDL有许多的行为语句,使其成为结构化和行为性的语言。Verilog H......
采用Verilog硬件描述语言设计了用于USB2.0设备控制中的端点控制器。端点数可由用户配置最多达16个。支持8位/16位USB接口,并支持8......
积分梳状滤波器(CIC)滤波器结构简单、规整,是高速抽取或插值系统中非常有效的单元,广泛应用于多速率实时信号处理系统中,而FPGA设......
介绍了一种新的除法算法,该算法是利用Taylor公式,用两次乘法操作和一张较小的查找表实现。整个算法采用verilog语言描述,设计灵活......
A large signal model for InP/InGaAs double heterojunction bipolar transistors including thermal effects has been reporte......
采用后台校正技术,通过对级间余量放大器传输函数建模来估计误差,以提高流水线型ADC(analog to digital converter,ADC)的性能。为......
主要介绍了基于FPGA实现任意整数值分频器的设计,并且占空比恒为50%。均由Verilog编程语言编写及仿真。首先介绍了偶数分频器的实......
通过实验证明,电路设计中经常用到的加法器、减法器、乘法器等通用电路模块,采用LPM功能模块相比较Verilog硬件描述语言,能够节约......
A method for system-level simulation between microbolometer designing and Read-Out Integrated Circuit(ROIC) was studied.......